您现在的位置:首页 > 技术资料 | ![]() |
基于CPLD的机载小型化控制与保护 1 引言 随着数字化电子技术日新月异的发展,借鉴国外先进经验与先进技术推动我国电子设备产业的发展势在必行。复杂可编程逻辑器件(Complex Programmable Logic Device, CPLD )作为国外最先进的一代大规模数字器件,以其可靠性高和逻辑设计灵活的优势,在工业控制和军事领域中得到了日益广泛的应用。 机载雷达对发射机控制与保护系统(以下简称控保系统)要求十分严格,不仅要求它具有完备的实时逻辑控制与保护功能,而且对其所处的环境温度与振动条件也要求十分苛刻。基于CPLD技术的机载小型化控制与保护,采用了Lattice 公司的ISPLSI1032-60LG可编程逻辑器件,工作温度范围从-55℃到125℃,抗振等性能较好;在设计过程中,应用数字处理技术实现了对雷达发射机的实时与复杂逻辑控制,采用数字时间滤波技术提高发射机控保的I/O抗干扰性能;另外,由于CPLD具备良好的现场在线可编程能力,基于CPLD的控保系统对中小型发射机来说,在通用化、系列化、组合化应用方面具有较高的推广价值。 2 功能需求 3 硬件组成
图1中,高压检测电路将传感器检测信号进行放大,并比较产生过压与欠压的TTL接口信号送至CPLD,高压信号为模拟量信号,以行波管(Travelling Wave Tube,TWT)发射机为例,高压包括TWT的阴极高压和收集极高压;过流、过温、钛泵电流检测电路分别提供CPLD过流、过温、真空度等相关故障信号;接口电路主要接收雷达信号处理机提供的差分传送开关发射机指令与工作定时信号等;显示电路指示发射机故障信息和工作状态信息。JATG接口提供CPLD的在线编程接口。另外,该控保电路还提供了调制脉冲隔离变压器用+20V电源和电路元器件用±12V电源。 4 工作原理 4.1 系统逻辑设计
4.2 上电复位与延时 控保上电复位十分重要,这里采用的是硬件外部复位与CPLD的逻辑处理复位。其复位电路如图3所示,RESET来自于外部RC复位信号,当时钟稳定后,CPLD内部产生一个复位信号使得各电路中的D触发器复位,将计数器同步清零。由于电路在上电初始阶段各I/O口电平均处于暂态,没有进入稳定工作状态,这个过程实际上也是等待外围I/O电平建立稳定。
4.3 过D、过τ保护
用于检测的基准时钟为4MHz,CPLD从脉冲上升沿电平翻转开始计数,当电平下降沿翻转后停止计数并锁存数据DATA1,所计数据为τ的值,它们的分辨率为1/4MHz,误差为±0.25μs。将锁存的数据进行数字比较,当DATA1大于310/0.25即1240时,发生过τ故障。这里采用ABLE硬件描述语言设计了1240数字比较器,程序如下:
equations OUT=(I>=^D1240);
脉冲信号上升沿触发D触发器,产生周期脉冲波形如图4(b)所示,当图4(b)中电平为高时对周期T1进行计数,为低时对周期T2进行计数,电平每发生一次翻转,锁存周期数据DATA2转入下一个周期计数。采用图4(a)脉冲波形上升沿作适当延时后的波形,用于数字比较器比较的触发条件,当8倍的DATA1大于DATA2时,即发生过D故障。当过D/τ故障连续出现一定次数后,确认为故障,输出相应故障信号。过D/τ保护逻辑框图如图5所示。图6给出了过D/τ保护实时仿真所得的仿真结果。 4.4 I/O接口的抗干扰处理
处理控制信号采用同样的原理,当确认控制信息有效时,进行相关操作。 5 结束语 经试验测试,上述控制与保护硬件电路和软件的设计,具有较好的实时控制能力,在复杂的保护逻辑面前表现出了优越性。基于CPLD的控保系统具有性能稳定、抗干扰能力强、体积小、结构紧凑的特点,有较高的推广应用价值。
|